8(495)909-90-01
8(964)644-46-00
pro@sio.su
Главная
Системы видеонаблюдения
Охранная сигнализация
Пожарная сигнализация
Система пожаротушения
Система контроля удаленного доступа
Оповещение и эвакуация
Контроль периметра
Система домофонии
Парковочные системы
Проектирование слаботочных сетей
Аварийный
контроль
            
Раздел: Документация

0 ... 60 61 62 63 64 65 66 ... 119

а)

572 • ЭТ5" • DA

га • ста

г->С - >R

-FA

rg

qa

► DB

5гз

Rfi

£)

Rfi

L

DO

ОЕ

>DB

LB

D

Rfi

ОЕА

L OE

DO

F543

-FB

1В04ИРЗ

Рис. 5.107

1804ИРЗ, 74F550 - приемопередатчики с прямыми выходами на синхронных регистрах памяти, содержащие два триггера флагов FA и FB (рис. 5.107,а) и описываемые функциями

DAT =

QBT при ОЕА = 0, Z-сост. при ОЕА=1,

DBr =

QAT при ОЕВ = 0, Z-сост. при ОЕВ - 1,

QA+ = DArCEA dCA V Q АТСЕА dC А, QB? = DBTCEB dCB V QBTCEB • dCB, FA+ = (CEA dCA V FA) dRFA, FB+ = (СЕВ dCB V FB) dRFB;

74F551 - приемопередатчик с инверсной шиной DB на синхронных регистрах памяти, содержащий два триггера флагов FA и FB (см. формулы для ИС 74F550; на рис. 5.107,а повторители с Z-состоянием выходов следует заменить на инверторы

с Z-coc 1 оянисм выходов);

74F543, 74ЛС11543 - приемопередатчики с прямыми выходами на асинхронных потенциальных регистрах памяти (рис. 5.107,6), описываемые функциями

QBT при ОЕА = \, пв ( QAr при ОЕВ=\,

D Ат

Z-сост. при ОЕА -О,

DBT =

Z-сост. при ОЕВ = 0,

da

АД Т

от

ав

DB

оеа

оев

ы

0

1

MUX

а

do

ое

di 0 1

mux

do

а

ое

d

rg

a

oa

d

rg

a

>c

qb

ALS646

Рис. 5.108

QA? = DATLA V QATLA, QB? = DBTLB V QBT~LB,

где сигналы ОЕА = GBA СЕВА, ОЕВ = GAB СЕАВ и LA = LEA СЕАВ, LB = LEB СЕВА;

74F544, 74/1011544 - приемопередатчики с инверсной шиной DB на асинхронных потенциальных регистрах памяти (см. формулы для ИС 74F543);

1554ЛП20, 74.4L5G16, 74ЛС11С4С - приемопередатчики с прямыми выходами на синхронных регистрах памяти и мультиплексными данными (рис. 5.108; MUX - Multiplexer), описываемые функциями

DA { DBT~AA\I QBTAA при ОЕА = 1, \ Z-состояние при ОЕА = 0,

DB Г DATA~B~V QBTAB при ОЕВ = 1, \ Z-состояние при ОЕВ - 0,

QA+ = DATdCА V QATd~CA, QB? = DBrdCB V QBTd~CB,

где ОЕА = T ОЕ, ОЕВ = Т-ОЕ;

74ЛХ5648, 74ЛС11648 - приемопередатчики с инверсной шиной DB на синхронных регистрах памяти и мультиплексными данными (см. формулы для ИС 1554АП20; на рис. 5.108 прямые выходы мультиплексоров следует заменить на инверсные);


1533АП24, 74AZS652, 74АС11652 - приемопередатчики с прямыми выходами на синхронных регистрах памяти и мультиплексными данными, описываемые теми же функциями, что и ИС 74AL5646, но вместо сигналов управления Т и ОЕ используются независимые сигналы ОЕА и ОЕВ (см. рис. 5.108);

1533АП17, 74ЛХ5651, 74ЛС11651 - приемопередатчики с инверсной шиной DB на синхронных регистрах памяти и мультиплексными данными, описываемые теми же функциями, что и ИС 74ALS652 (используются мультиплексоры с инверсными выходами).

от микроЭВМ

М0<-DB, <-DBj*-DB3<-DB, «-D83«-DBe *-DB7«-

Ш

757?-

I- 1

I- 1

£)/)

о 1

2 3 4 5 6 7

>СД > rfa

rg

г-ЬСЕВ ->СВ <ОЕВ > RFB

DB 0 1 2 3 4 5 6 7

от ЕС1В41

•D3

•»=

О,

OBF

;вг

BD

FB

ТГ о 1

ВС

от ЕС1841

а0-

Л,-

aen-Дэ-

ТоЖ-

Г-

1

DMX

2

4

«£

3

-100 -101 -102 port

DO

0

1

2

3

DO 0 1

Рис. 5.109

На рис. 5.109 показана интерфейсная схема, выполненная на приемопередатчике с двумя регистрами памяти 1804ИРЗ и предназначенная для программного обмена данными с квитированием между микроЭВМ и персональным компьютером ЕС1841.

Данная схема эквивалентна схеме приемопередатчика, показанного на рис. 5.94 и подробно рассмотренного в § 5.8.

На рис. 5.110 показаны 8-разрядные приемопередатчики с открытым коллекторным выходом:

74Л£5615 - приемопередатчик с прямыми выходами, на синхронных регистрах памяти и мультиплексными данными (подобен приемопередатчику 74/4L5652 с Z-состоянием выходов):

DA Г DBTAA V QBrAA при ЕА - 1, r ~ \ 1 при ЕА = 0,

DB = ( DArB V QATAB при ЕВ = 1, r 1 1 при ЕВ = 0,

QA+ = DATdCA V QArdCA, QB+ = DBrdCB V QBTdCB;

74/4LS614 - приемопередатчик с инверсной шиной DB на синхронных регистрах памяти и мультиплексными данными (подобен приемопередатчику 74/415651 с Z-состоянием выходов; см. формулы для ИС 74Л15615);

74ЛЬ5б47 - приемопередатчик с прямыми выходами на синхронных регистрах памяти и мультиплексными данными, описываемый теми же функциями, что и ИС 74Л/,5615, но вместо независимых сигналов управления ЕА и ЕВ используются сигналы ЕА = Т Е, ЕВ = Т Е;

74ЛЛ5649 - приемопередатчик с инверсной шиной DB на синхронных регистрах памяти и мультиплексными данными (подобен приемопередатчику 74ALS64S с Z-состоянием выходов; см. формулы для ИС 74AI5647);

74/1X5654 - приемопередатчик с прямыми выходами на синхронных регистрах памяти и мультиплексными данными (подобен приемопередатчику 74ЛХ5652 с Z-состоянием выходов):

DA / DBrAA V QBrAA при ЕА = 1,

{f

при ЕА = 0,

DB =( DAT~ABV QAT при ОЕВ = 1, г \ Z-состояние при ОЕВ - 0,

QAt = DArdCA V QArdCA, QB+ = DBrdCB V QBrdCB;

74A L5653 - приемопередатчик с инверсной шиной DB на синхронных регистрах памяти и мультиплексными данными

25 Пухальский Г И., Нолоселъцсва Т Я.


ALS615

ALS647

ALS654

ft

ft

TR/RC

«-►

DA

RG

DB

0

MUX

0

1

1

2

2

3

3

4

4

5

5

6

6

7

7

УСА

АА

ЕЛ

>СВ

АВ

ЕВ

-

ALS614 - га 12 - GND,24 - V

ft

ft

«-►

TR/RC

«-►

DA

Rfi

DB

0

MUX

0

1

1

2

2

3

3

4

4

5

5

6

6

7

7

УСА

АА

т

T=l

X

-

. Е

>СВ

ДВ

/1LS649 -12 - GND,24

га

ft

*

«-►

TR/RC

«-►

DA

RG

DB

0

MUX

0

1

1

2

2

3

3

4

4

5

5

6

6

7

7

>сд

ДД

i ЕД

уев

AB

ОЕВ

-

/ils653 - ra

12 - GND,24 - V

Рис. 5.110

(подобен приемопередатчику 74ALS651 с Z-состоянием выходов; см. формулы для ИС 74A.LS654).

Шинные приемопередатчики со сдвигающим регистром. Эти приемопередатчики позволяют осуществить не только двунаправленную связь между CPU и внешним устройством с параллельной передачей данных, но и связь по последовательному информационному каналу. Входящий в состав приемопередатчика сдвигающий регистр может как хранить, так и преобразовывать параллельные данные, поступающие от CPU, в последовательные данные, скорость вывода которых определяется частотой тактового сигнала. Последовательные данные, поступающие от внешнего устройства по входу DS (Data Serial), могут быть преобразованы в параллельные данные для передачи в CPU или другое внешнее устройство4

На рис. 5.111 показаны 8-разрядные приемопередатчики с преобразованием параллельных данных в последовательные Q j

т» тт*-»*- ттлттг\п ттлттт Tinv ttitttittv пс т» rrini тт тта ттт итта1 *i 1 tyj\-j l\-JA,vj и «х j. и и ui л. j,ci.jinjjlw i у t.j и 11 [/iw l.i i \-oi и ii ui .

74AS852, 74AC11852 - приемопередатчик, описываемый функциями

DA = f DBT~M\ V QrM, при ОЕА = 1, г \ -состояние при ОЕА - 0,

ASBS2,ASB77

LSB56

ДСП852, ДСП877

ДСП 856

DA 0 1 2 3 4 5 6 7

>С DS МО М\ М2

TR/RC Rfi

Q7

ii ±

20 3 19 6

167

17 в IS 9 IS10 1 411

23 22 3

12 - GND,2*

<-►

TR/RC

$

RG

DB

0

«-

0

1

1

2

2

3

3

4

4

5

5

6

6

7

7

>c

DS

M

ЛЕД

«

Q7

ЛЕВ

->

212

20 3

134

183

1710

161 1

1312

1 41 3

1 4

28 13 27

DA 0 1 2 3

4

5 6 7

(>C DS MO Ml M2

TR/RC RG

0.7

23 2

24 3 23 4 20 3 1910 1811 1 71 2 1 S1 3

1 4

26 27

13 1

28

12 - GND,2*

6-3 - StfD 21.22 - V

TR/RC

DA

RG

DB

0

*-

0

1

1

2

2

3

3

4

4

5

5

6

6

7

7

>c

DS

M

•OEA

<

Q7

OEB

-*

s*d

- v„

Рис. 5.111

£>ArMi V grMi при 0£Я = 1, Z-состояние при ОЕВ = О,

где ОЕА - М2М\ • М0, О ЕВ = М2М\ • М0; сдвигающий регистр характеризуется функциями

Q+ = DTdH V QrdH,

D0 = DA0M2M0 V DB0~M2M0 V 7J5 • M2 V A/2A/iM0, Д. = 7X4rM2M0 V D~BTM2Ma V QT XM2 V МгЛМо,

где r = 1,2,..., 7;

74A5877, 74Ж711877 функциями

приемопередатчик, описываемый

DBT =

DBTM2M\ V QrM2M1 при O.EA = 1, Z-состояние при ОЕА - О,

f DATM2Ml V grM2M, при 0£Я = 1, I Z-состояние ппи ОЕВ = 0-

где 0£А = М2М\ Мо, 0£5 = М2М\ М0; сдвигающий регистр характеризуется теми же функциями, что и сдвигающий регистр в ИС 74AS852;

74/15856, 74ЛС11856 - приемопередатчик, описываемый



0 ... 60 61 62 63 64 65 66 ... 119