Раздел:
Документация0 ...
12 13 14 15 16 17 18 ...
195 * w о
§ С\г СО ю со г--8888888
>Z0Tli.LI LI LI LI LI LI LL.ZO<<<
<0<q d clclclclclclO>clclcl nrnnnnrnrnnr-ir-innnr-inr-i
nc с 1 О
(rxd/pcinto) (txd/pcint1) (xck/ain0/pcint2) (ain1/pcint3) (usck/scl/pcint4) (di/sda/pcint5) (d0/pcint6) (clk0/pcint7) (SS/pcint8) (sck/pcint9) (mosi/pcint10) (mis0/pcint11) (oc0a/pcint12) (0c1a/pcint13) (0c1b/pcint14)
peo с pe1 с pe2 с
рез : pe4: pes :
pe6 с
pe7: рво : pb1 с рв2: рвз : рв4: рв5:
рв6 с
г- г- oj <м (
i см см см см « с
UUUUUUUUUUUUUUUU
Г- со СО О О- О.
Z
8
3-
О. СО
О О О Z
> о
48 | ] | раз |
47 | : | ра4 |
46 | ] | ра5 |
45 | ] | ра6 |
44 | ] | ра7 |
43 | и | pg2 |
42 | : | рс7 |
41 | : | рс6 |
40 | : | рс5 |
39 | ] | рс4 |
38 | ] | pc3 |
37 | ] | рс2 |
36 | : | рс1 |
35 | : | рсо |
34 | ] | pg1 |
33 | ] | pg0 |
<<Q.Q.Q-CLQ.Q.CLQ. X X Г" о
и и У О о
tqfp/mlf
Рис. 1.10. Расположение выводов (вид сверху) моделей ATmega 165х
Таблица 1.10. Описание выводов модели ATtoiegal65x
Обозначение | Номер вывода | Тип вывода | Описание |
XTAL1 (TOSC1) | 24 | I | Вход тактового генератора |
XTAL2 (TOSC2) | 23 | О | Выход тактового генератора |
RESET | 20 | I | Вход сброса |
Порт А. 8-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
РАО | 51 | I/O | 0-й бит порта А |
РА1 | 50 | I/O | 1 -й бит порта А |
РА2 | 49 | I/O | 2-й бит порта А |
Таблица 1.10. Описание выводов модели ATYnegal65x (продолжение)
Обозначение | Номер вывода | Тип вывода | Описание |
РАЗ | 48 | I/O | 3-й бит порта А |
РА4 | 47 | I/O | 4-й бит порта А |
РА5 | 46 | I/O | 5-й бит порта А |
РА6 | 45 | I/O | 6-й бит порта А |
РА7 | 44 | I/O | 7-й бит порта А |
Порт В. 8-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
РВО (SS/PCINT8) | 10 | I/O | 0-й бит порта В Выбор Slave-устройства на шине SPI Вход внешнего прерывания по изменению сигнала |
РВ1 (SCK/PCINT9) | 11 | I/O | 1-й бит порта В Выход (Master) или вход (Slave) тактового сигнала модуля SPI Вход внешнего прерывания по изменению сигнала |
PB2(MOSI/PCINT10) | 12 | I/O | 2-й бит порта В Выход (Master) или вход (Slave) данных модуля SPI Вход внешнего прерывания по изменению сигнала |
PB3(MISO/PCINTll) | 13 | I/O | 3-й бит порта В Вход (Master) или выход (Slave) данных модуля SPI Вход внешнего прерывания по изменению сигнала |
РВ4 (OC0A/PCINT12) | 14 | I/O | 4-й бит порта В Выход А таймера/счетчика ТО Вход внешнего прерывания по изменению сигнала |
РВ5 (OC1A/PCINT13) | 15 | I/O | 5-й бит порта В Выход А таймера/счетчика Т1 Вход внешнего прерывания по изменению сигнала |
РВ6 (OC1B/PCINT14) | 16 | I/O | 6-й бит порта В Выход В таймера/счетчика Т1 Вход внешнего прерывания по изменению сигнала |
Таблица 1.10. Описание выводов модели Annegal65x (продолжение)
Обозначение | Номер вывода | Тип вывода | Описание |
РВ7 (OC2A/PCINT15) | 17 | I/O | 7-й бит порта В Выход А таймера/счетчика Т2 Вход внешнего прерывания по изменению сигнала |
Порт С. 8-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
РСО | 35 | I/O | 0-й бит порта С |
РС1 | 36 | I/O | 1-й бит порта С |
РС2 | 37 | I/O | 2-й бит порта С |
РСЗ | 38 | I/O | 3-й бит порта С |
РС4 | 39 | I/O | 4-й бит порта С |
РС5 | 40 | I/O | 5-й бит порта С |
РС6 | 41 | I/O | 6-й бит порта С |
РС7 | 42 | I/O | 7-й бит порта С |
Порт D. 8-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
PDO(ICPl) | 25 | I/O | 0-й бит порта D Вход захвата таймера/счетчика Т1 |
PD1 (INTO) | 26 | I/O | 1-й бит порта D Вход внешнего прерывания |
PD2 | 27 | I/O | 2-й бит порта D |
PD3 | 28 | I/O | 3-й бит порта D |
PD4 | 29 | I/O | 4-й бит порта D |
PD5 | 30 | I/O | 5-й бит порта D |
PD6 | 31 | I/O | 6-й бит порта D |
PD7 | 32 | I/O | 7-й бит порта D |
Порт Е. 8-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
РЕО (RXD/PCINTO) | 2 | I/O | Вход USART Вход внешнего прерывания по изменению состояния вывода |
0 ...
12 13 14 15 16 17 18 ...
195