Раздел:
Документация0 ...
14 15 16 17 18 19 20 ...
195 Таблица 1.11. Описание выводов моделей Almega325x/645x (продолжение)
Обозначение | Номер вывода | Ът вывода | Описание |
РА4 | 47 | I/O | 4-й бит порта А |
РА5 | 46 | I/O | 5-й бит порта А |
РА6 | 45 | I/O | 6-й бит порта А |
РА7 | 44 | I/O | 7-й бит порта А |
Порт В. 8-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
РВО (SS/PCINT8) | 10 | I/O | 0-й бит порта В Выбор Slave-устройства на шине SPI Вход внешнего прерывания по изменению сигнала |
РВ1 (SCK/PCINT9) | 11 | I/O | 1-й бит порта В Выход (Master) или вход (Slave) тактового сигнала модуля SPI Вход внешнего прерывания по изменению сигнала |
PB2(MOSI/PCINT10) | 12 | I/O | 2-й бит порта В Выход (Master) или вход (Slave) данных модуля SPI Вход внешнего прерывания по изменению сигнала |
PB3(MISO/PCINTll) | 13 | I/O | 3-й бит порта В Вход (Master) или выход (Slave) данных модуля SPI Вход внешнего прерывания по изменению сигнала |
РВ4 (OC0A/PCINT12) | 14 | I/O | 4-й бит порта В Выход А таймера/счетчика ТО Вход внешнего прерывания по изменению сигнала |
РВ5 (OC1A/PCINT13) | 15 | I/O | 5-й бит порта В Выход А таймера/счетчика Т1 Вход внешнего прерывания по изменению сигнала |
РВ6 (OC1B/PCINT14) | 16 | I/O | 6-й бит порта В Выход В таймера/счетчика Т1 Вход внешнего прерывания по изменению сигнала |
Таблица 1.11. Описание выводов моделей ATmega325x/645x (продолжение)
Обозначение | Номер вывода | Тип вывода | Описание |
РВ7 (OC2A/PCINT15) | 17 | I/O | 7-й бит порта В Выход А таймера/счетчика Т2 Вход внешнего прерывания по изменению сигнала |
Порт С. 8-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
РСО | 35 | I/O | 0-й бит порта С |
РС1 | 36 | I/O | 1 -й бит порта С |
РС2 | 37 | I/O | 2-й бит порта С |
РСЗ | 38 | I/O | 3-й бит порта С |
РС4 | 39 | I/O | 4-й бит порта С |
РС5 | 40 | I/O | 5-й бит порта С |
РС6 | 41 | I/O | 6-й бит порта С |
РС7 | 42 | I/O | 7-й бит порта С |
Порт D. 8-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
PDO(ICPl) | 25 | I/O | 0-й бит порта D Вход захвата таймера/счетчика Т1 |
PD1 (INTO) | 26 | I/O | 1-й бит порта D Вход внешнего прерывания |
PD2 | 27 | I/O | 2-й бит порта D |
PD3 | 28 | I/O | 3-й бит порта D |
PD4 | 29 | I/O | 4-й бит порта D |
PD5 | 30 | I/O | 5-й бит порта D |
PD6 | 31 | I/O | 6-й бит порта D |
PD7 | 32 | I/O | 7-й бит порта D |
Порт Е. 8-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
РЕО (RXD/PCINT0) | 2 | I/O | Вход USART Вход внешнего прерывания по изменению состояния вывода |
Таблица 1.11. Описание выводов моделей ATmega325x/645x (продолжение)
Обозначение | Номер вывода | Тип вывода | Описание |
РЕ1 (TXD/PCINT1) | 3 | I/O | Выход USART Вход внешнего прерывания по изменению состояния вывода |
РЕ2 (AIN0/XCK/PCINT2) | 4 | I/O | Неинвертирующий вход компаратора Вход/выход внешнего тактового сигнала USART Вход внешнего прерывания по изменению состояния вывода |
РЕЗ (AIN1/PCINT3) | 5 | I/O | Инвертирующий вход компаратора Вход внешнего прерывания по изменению состояния вывода |
PE4(USCK/SCL/PCINT4) | 6 | I/O | Вход/выход тактового сигнала модуля USI в режиме USART Вход/выход тактового сигнала модуля USI в режиме TWI Вход внешнего прерывания по изменению состояния вывода |
PE5(DI/SDA/PCINT5) | 7 | I/O | Вход данных модуля USI в режиме USART Вход/выход данных модуля USI в режиме TWI Вход внешнего прерывания по изменению состояния вывода |
PE6(DO/PCINT6) | 8 | I/O | Выход данных модуля USI в режиме USART Вход внешнего прерывания по изменению состояния вывода |
РЕ7 (CLKO/PCINT7) | 9 | I/O | Выход предделителя тактового сигнала Вход внешнего прерывания по изменению состояния вывода |
Порт F. 8-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
PFO (ADC0) | 61 | I/O | 0-й бит порта F Вход АЦП |
PF1 (ADC1) | 60 | I/O | 1-й бит порта F Вход АЦП |
PF2 (ADC2) | 59 | I/O | 2-й бит порта F Вход АЦП |
PF3 (ADC3) | 58 | I/O | 3-й бит порта F Вход АЦП |
0 ...
14 15 16 17 18 19 20 ...
195