Раздел:
Документация0 ...
15 16 17 18 19 20 21 ...
195 Таблица 1.11. Описание выводов моделей ATtaega325x/645x (продолжение)
Обозначение | Номер вывода | вывода | Описание |
PF4(ADCVTCK) | 57 | I/O | 4-й бит порта F Вход АЦП Тактовый сигнал JTAG |
PF5 (АОС5ДМ8) | 56 | I/O | 5-й бит порта F Вход АЦП Выбор режима JTAG |
PF6 (ADC6/TDO) | 55 | I/O | 6-й бит порта F Вход АЦП Выход данных JTAG |
PF7 (АОС7Д01) | 54 | I/O | 7-й бит порта F Вход АЦП Вход данных JTAG |
Порт G. 6-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
PG0 | 33 | I/O | 0-й бит порта G |
PG1 | 34 | I/O | 1-й бит порта G |
PG2 | 43 | I/O | 2-й бит порта G |
PG3(T1) | 18 | I/O | 3-й бит порта G Вход внешнего тактового сигнала таймера/счетчика Т1 |
PG4 (ТО) | 19 | I/O | 4-й бит порта G Вход внешнего тактового сигнала таймера/счетчика ТО |
PG5 (RESET) | 20 | I | 5-й бит порта G (постоянно подтянут к питанию) Вход сброса |
AREF | 62 | P | Вход опорного напряжения для АЦП |
AVCC | 64 | P | Вывод источника питания АЦП |
VCC | 21,52 | P | Вывод источника питания |
GND | 22, 53,63 | P | Общий вывод |
NC | 1 | - | Не используется |
PEN С RXDO/(PDI)PEOC (TXDO/PDO) РЕ1 С (XCK0/AIN0)PE2C (OC3A/AIN1)PE3C (OC3B/INT4) РЕ4С (OC3C/INT5)PE5C (T3/INT6)PE6C (IC3/INT7)PE7C (SS)PBOC (SCK)PB1 С (MOSI)PB2C (MISO)PB3C (OC0)PB4C (OC1A) PB5C (ОС1В)РВ6С
TQFP/MLF
Puc. 1.12. Расположение выводов (вид сверху) моделей ATmega64x/128x
Таблица 1.12. Описание выводов моделей ATmega64x/128x
Обозначение | Номер вывода | Тип вывода | Описание |
XTAL1 | 24 | I | Вход тактового генератора |
XTAL2 | 23 | О | Выход тактового генератора |
RESET | 20 | I | Вход сброса |
Порт А. 8-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
РАО (ADO) | 51 | I/O | 0-й бит порта А 0-й бит мультиплексированной ША/ШД для внешнего ОЗУ |
РА1 (AD1) | 50 | I/O | 1-й бит порта А 1-й бит мультиплексированной ША/ШД для внешнего ОЗУ |
.Л!
СО ю ООО
О -
О О
о см ООО ООО
i 5 ш о - см
z £Г LL LL LL
: О < Q. о. а
1ППППППППППППППП
88 < <
о.о.ао.аО>0-о.а
о
N (О Ш tt П
Ю Ю 1Л 1Л 1Л ш
9
10
11
12
13
48 □ 47 □ 46 □ 45 □ 44 □ 43 □ 42 □ 41 □ 40 □ 39 □ 38 □ 37 □ 36 □ 35 □ 34 □ 33 □
—<~г-смсмсм
ииииии
f-co-tfi.{ 5о
РООLiоz
*£И>О
ТТЛ
х х
РАЗ (AD3) РА4 (AD4) РА5 (AD5) РА6 (AD6) РА7 (AD7) PG2(ALE) РС7(А15) РС6 (А14) РС5(А13) РС4(А12) РСЗ (А11) РС2 (А10) РС1 (А9) PCO (А8) PG1(RD) PGO(WR)
и и и и и и
=,§с
<<о.о.о.ао.ао.о.
со со
тттг
t Ю (D N
о о о о
СМ СО т- г- т- см
zzzz
>>>
ооОО
соСОXX
Таблица 1.12. Описание выводов моделей ATrnega64x/128x (продолжение)
Обозначение | Номер вывода | Тип вывода | Описание |
РА2 (AD2) | 49 | I/O | 2-й бит порта А 2-й бит мультиплексированной ША/ШД для внешнего ОЗУ |
РАЗ (AD3) | 48 | I/O | 3-й бит порта А 3-й бит мультиплексированной ША/ШД для внешнего ОЗУ |
PA4(AD4) | 47 | I/O | 4-й бит порта А 4-й бит мультиплексированной ША/ШД для внешнего ОЗУ |
РА5 (AD5) | 46 | I/O | 5-й бит порта А 5-й бит мультиплексированной ША/ШД для внешнего ОЗУ |
РА6 (AD6) | 45 | I/O | 6-й бит порта А 6-й бит мультиплексированной ША/ШД для внешнего ОЗУ |
РА7 (AD7) | 44 | I/O | 7-й бит порта А 7-й бит мультиплексированной ША/ШД для внешнего ОЗУ |
Порт В. 8-битный двунаправленный порт ввода/вывода с внутренними подтягивающими резисторами |
РВО (SS) | 10 | I/O | 0-й бит порта В Выбор Slave-устройства на шине SPI |
РВ1 (SCK) | 11 | I/O | 1-й бит порта В Выход (Master) или вход (Slave) тактового сигнала модуля SPI |
РВ2 (MOSI) | 12 | I/O | 2-й бит порта В Выход (Master) или вход (Slave) данных модуля SPI |
РВЗ (MISO) | 13 | I/O | 3-й бит порта В Вход (Master) или выход (Slave) данных модуля SPI |
РВ4 (ОСО) | 14 | I/O | 4-й бит порта В Выход таймера/счетчика ТО |
РВ5 (ОС1А) | 15 | I/O | 5-й бит порта В Выход А таймера/счетчика Т1 |
РВ6 (ОС1В) | 16 | I/O | 6-й бит порта В Выход В таймера/счетчика Т1 |
РВ7 (ОС2/ОС1С) | 17 | I/O | 7-й бит порта В Выход таймера/счетчика Т2 Выход С таймера/счетчика Т1 |
0 ...
15 16 17 18 19 20 21 ...
195